• 658d1e4uz7
  • 658d1e46zt
  • 658d1e4e3j
  • 658d1e4dcq
  • 658d1e4t3e
  • Leave Your Message
    Bwrdd Datblygu Genesys ZU-3EG XCZU3EG Zynq UltraScale+MPSoC 410-383-3EG

    Cydrannau Trydan

    Bwrdd Datblygu Genesys ZU-3EG XCZU3EG Zynq UltraScale+MPSoC 410-383-3EG

    Mae'r Digilent Genesys ZU yn fwrdd datblygu Zynq UltraScale + EG/EV MPSoC annibynnol, sydd wedi'i gynllunio i ddarparu pwynt mynediad delfrydol trwy gyfuno cost-effeithiolrwydd â rhyngwynebau amlgyfrwng pwerus a chysylltedd rhwydwaith. Mae dau amrywiad o'r Genesys ZU: 3EG a 5EV. Mae'r ddau amrywiad hyn yn cael eu gwahaniaethu gan fersiwn sglodion MPSoC a rhai perifferolion. O'i gymharu â'r 3EG, gyda'r 5EV rydych chi'n cael DDR4 yn gyflymach, mwy o ffabrig FPGA, codec fideo, a throsglwyddyddion GTH sy'n caniatáu HDMI Source, Sink a 10G SFP +. Mae'r ddau amrywiad yn cefnogi rhyngwynebau amlgyfrwng a rhwydwaith lluosog gyda chymysgedd ardderchog o berifferolion ar y bwrdd, slotiau DDR4, Mini PCIe a microSD sy'n gyfeillgar i uwchraddio, ynghyd â chysylltwyr ehangu aml-gamera a chyflymder sydd wedi'u cynllunio i gefnogi ystod eang o ddefnydd. -achosion. Mae'r Genesys ZU wedi'i dargedu'n bennaf at gymwysiadau sy'n seiliedig ar Linux sy'n hwyluso mynediad i Wi-Fi, radio cellog (WWAN), SSD, USB SuperSpeed ​​​​a fideo 4K. Mae dau borthladd arbenigol gwahanol, gan gynnwys Pmod a phorthladdoedd modiwl ehangu cyflym sy'n cydymffurfio â SYZYGY ar gyfer ein Zmods newydd, yn galluogi ehangu hyblyg a mynediad hawdd i ecosystem eang o fodiwlau ychwanegol, sy'n berffaith ar gyfer gwerthuso silicon a phrototeipio cyflym.

    Mae dyfeisiau Zynq UltraScale + 3EG yn cynnwys elfennau prosesu arbenigol sydd eu hangen i ragori mewn seilwaith gwifrau a diwifr 5G cenhedlaeth nesaf, cyfrifiadura cwmwl, AI, a chymwysiadau Awyrofod ac Amddiffyn. Mae dyfeisiau 5EV wedi'u cynllunio gyda fideo manylder uwch mewn golwg, ac maent yn ddelfrydol ar gyfer amlgyfrwng, ADAS modurol, gwyliadwriaeth, a chymwysiadau gweledigaeth mewnol eraill.

    Cefnogir y Xilinx Zynq UltraScale+ XCZU3EG a XCZU5EV gan Vivado Design Suite, gan gynnwys y Vivado ML Standard Edition am ddim (Vivado WebPACK™ gynt).

    Mae canllawiau a demos ar gael i helpu defnyddwyr i ddechrau'n gyflym gyda'r Genesys ZU. Gellir dod o hyd i'r rhain trwy'rDeunyddiau Cefnogitab.

    • Prosesydd Cais Quad-core ARM Cortex-A53 MPCore hyd at 1.5 GHz
    • Prosesydd amser real ARM deuol-craidd Cortecs-R5 MPCore hyd at 600 MHZ
    • Prosesydd graffeg MaliTM-400 MP2
    • Codec Fideo H.264/H.265 (*ar amrywiad 5EV yn unig)
    • Cysylltedd Ymylol USB Math-C 3.1 Gen1 Dyfais Rôl Ddeuol MiniPCIe / mSATA: slot deuol, hanner maint / maint llawn USB 2.0 gwesteiwr: 2x Math-A
    • Cysylltedd Rhwydwaith Ethernet Wi-Fi Ar y Bwrdd 2.4GHz 1G w/ IEEE 1588 WLAN / WWAN / LoRa (opsiwn: MiniPCIe) SFP + Ethernet 10G (*ar amrywiad 5EV yn unig)
    • Storio Prif gof: DDR4, 4GB, 1866 MT/s (* 2133 MT/s), opsiwn 104 MB/s SD SSD y gellir ei huwchraddio: mSATA ISSI 256 Mib SNOR Flash
    • Amlgyfrwng 1.2a Porth Arddangos Lôn Ddeuol 2 x MIPI/Pcam Codec Sain Lôn Ddeuol Ffynhonnell HDMI (* dim ond ar amrywiad 5EV) Sinc HDMI (*ar amrywiad 5EV yn unig)
    • Ehangu Porthladd 1 x Zmod yn dilyn manyleb rhyngwyneb SYZYGY Standard 4 x porthladdoedd Pmod 1 x cysylltydd ehangu FMC 1 x FMC Gigabit (* ar amrywiad 5EV yn unig)
    • Defnyddiwr I/O 4 LED sy'n gysylltiedig â PL 1 LED wedi'u cysylltu â MIO 5 botwm wedi'u cysylltu â PL 2 fotwm wedi'u cysylltu â MIO 4 switsh wedi'u cysylltu â PL
    • Cydymffurfiaeth Cynnyrch HTC: 8471500150 ECCN: 5A992
    • Zynq Ultrascale+ XCZU3EG-SFVC784-1-E / XCZU5EV-SFVC784-1-E 256 Mbit QSPI Flash cof ar fwrdd USB FTDI rhyngwyneb ar gyfer rhaglennu a difa chwilod rhyngwyneb cerdyn MicroSD, cefnogi modd SDR104 statws Bwrdd a diagnosteg gan ddefnyddio ac ar fwrdd llwyfan MCU 154K rhesymeg celloedd / (*256K) 7.6 Mb Bloc RAM (*5.1 Mb) 360 DSP Slices / (* 1,248) 3 teils rheoli cloc / (*4) DDR4, 4GB, 1866 MT/s (* 2133 MT/s), cof uwchraddio

    DISGRIFIAD

    Mae'r Digilent Genesys ZU yn fwrdd datblygu annibynnol AMD Zynq UltraScale + EG/EV MPSoC, sydd wedi'i gynllunio i ddarparu pwynt mynediad delfrydol trwy gyfuno cost-effeithiolrwydd â rhyngwynebau amlgyfrwng pwerus a chysylltedd rhwydwaith. Mae'r Genesys ZU yn cefnogi mewnbynnau camera lluosog, fideo 4K, Ethernet 1G / 10G gyda lled band cof uchel mewn platfform sy'n seiliedig ar Linux yn drwm, gan wasanaethu fel system adolygu ddatblygedig. Mae dau borthladd arbenigol gwahanol, gan gynnwys Pmod a phorthladdoedd modiwl ehangu cyflym sy'n cydymffurfio â SYZYGY ar gyfer ein Zmods newydd, yn galluogi ehangu hyblyg a mynediad hawdd i ecosystem eang o fodiwlau ychwanegol, sy'n berffaith ar gyfer gwerthuso silicon a phrototeipio cyflym.

    Mae gan ddyfeisiau EG yr elfennau prosesu arbenigol sydd eu hangen i ragori mewn seilwaith gwifrau a diwifr 5G cenhedlaeth nesaf, cyfrifiadura cwmwl, AI, a chymwysiadau Awyrofod ac Amddiffyn. Mae dyfeisiau EV wedi'u cynllunio gyda fideo diffiniad uchel mewn golwg, ac maent yn ddelfrydol ar gyfer amlgyfrwng, ADAS modurol, gwyliadwriaeth, a chymwysiadau gweledigaeth mewnol eraill.

    disgrifiad 2

    nodweddiad

    disgrifiad 2